導覽
近期變更
隨機頁面
新手上路
新頁面
優質條目評選
繁體
不转换
简体
繁體
18.219.158.84
登入
工具
閱讀
檢視原始碼
特殊頁面
頁面資訊
求真百科歡迎當事人提供第一手真實資料,洗刷冤屈,終結網路霸凌。
檢視 序向邏輯電路 的原始碼
←
序向邏輯電路
前往:
導覽
、
搜尋
由於下列原因,您沒有權限進行 編輯此頁面 的動作:
您請求的操作只有這個群組的使用者能使用:
用戶
您可以檢視並複製此頁面的原始碼。
{| class="wikitable" style="float:right; margin: -10px 0px 10px 20px; text-align:left" ! <p style="background: #0088A8; color: #FFFFFF; margin:auto; padding:5px 0; "> '''序向邏輯電路''' </p> |- |<center><img src="https://slidesplayer.com/slide/11603308/62/images/37/%E5%BA%8F%E5%90%91%E9%82%8F%E8%BC%AF%E5%9C%96.jpg" width="280"></center><small>[https://slidesplayer.com/slide/11603308/ 圖片來自slidesplayer.com] </small> |} '''序向逻辑电路'''是指电路任何时刻的稳态输出不仅取决于当前的输入,还与前一时刻输入形成的状态有关。這跟[[組合邏輯電路]]相反,組合邏輯的輸出只會跟目前的輸入成一種函數關係。換句話說,时序邏輯擁有儲存元件([[記憶體]])来存储信息,而組合邏輯則没有<ref>[http://yhhuang1966.blogspot.com/2019/06/latch-flip-flop.html 邏輯設計筆記序向篇 : Latch (電栓) 與 Flip-Flop (正反器)],小狐狸事務所</ref>。 從时序邏輯電路中,可以建出兩種形式的[[有限狀態機]]: *[[摩尔型有限状态机]]:輸出只跟內部的狀態有關。(因為內部的狀態只會在時脈觸發邊緣的時候改變,輸出的值只會在時脈邊緣有改變) *[[米利型有限状态机]]:輸出不只跟目前內部狀態有關,也跟現在的輸入有關係。 时序邏輯因此被用來建構某些形式的[[電腦]]的[[記憶體]],延遲跟儲存單元,以及有限状态自动机。大部分現實的電腦電路都是混用組合邏輯跟时序邏輯。
返回「
序向邏輯電路
」頁面