时钟信号
时钟信号是计算机科学以及相关领域用语,时钟信号通常被用于同步电路当中,扮演计时器的角色,保证相关的电子组件得以同步运作。
- 中文名:时钟信号
- 外文名:Clock Signal
- 应用学科:通信、计算机科学
- 领 域:信息科学
目录
简介
时钟信号(Clock Signal)是时序逻辑的基础,用于决定逻辑单元中的状态何时更新,是有固定周期并与运行无关的信号量。时钟信号有固定的时钟频率,时钟频率是时钟周期的倒数。在电子尤其是信号的同步数字电路中,时钟信号是信号的一种特殊信号振荡之间的高和低的状态,信号的利用像一个节拍器协调行动的数字电路,数字时钟信号基本上是方波电压,如图1所示︰
时钟信号是由时钟发生器产生的。它有只有两个电平,一是低电平,另一个是高电平。高电平可以根据电路的要求而不同,例如 TTL 标准的高电平是 5V。
虽然使用更复杂的安排,最常见的时钟信号是在与 50%的占空比,也就是说,高电平和低电平的持续时间是一样的,通常是一个固定的常数频率方波的形式。电路使用时钟信号的同步可能会变得活跃在任一上升沿,下降沿,或在双数据速率,在上升和下降边缘的时钟周期,可以根据数字电路使用需要提供出任何时钟频率。
时钟边沿触发
时钟信号通常被用于同步电路当中,扮演计时器的角色,并组成电路的电子组件。时钟边沿触发信号意味着所有的状态变化都发生在时钟边沿到来时刻。只有当同步信号到达时,相关的触发器才会按输入信号改变输出状态,使得相关的电子组件得以同步运作。控制逻辑单元状态量变化的是时钟信号的上升沿还是下降沿,取决于具体的逻辑设计。 [1]
同步
同步是时钟控制系统中的主要制约条件。同步是指在有效信号沿发生时刻,希望写入单元的数据也有效。数据有效则是指数据量比较稳定(不发生改变),并且只有当输入发生变化时数值才会发生变化。由于组合电路无法实现反馈,所以只要输入量不发生变化,输出最后最终会是一个稳定有效的量。
时钟生成方式
时钟发生器是用一个可以提供方波输出的振荡器来生成时钟的。振荡器电路始终使用反馈的方式来使振荡器振荡。通过反馈相应的参数,使得振荡器工作在一个特定频率。我们有很多不同的方法可以用来制作振荡器。图2你看到是两个著名的方式。首先是用简单的逆变器加反馈元件,通常是晶体。
晶体是一种精密的电器件,它只允许及其特定的频率通过。它通常看起来像图3中的样子,也可以是任何大小和形状︰
当我们在压电晶体上施加电压时,因为它只允许同自身共振频率相同的信号通过,所以它可以产生非常精确的频率,频率的大小取决于晶体的大小和特性。这就是为什么它用来过滤任何其他频率和修复频率信号。
在上面所示的电路中,首先假设的逆变器输入电压变低,因此输出变为高电平。在这个很快速的越变过程中,通常包含许多不同频率的谐波,但只有一个与晶体的频率相同通过。同理,逆变器输入电压变高,则输出变低。这种现象的持续发生,导致晶体振荡器能够产生一个固定的频率方波信号。
应用
我们可以使用时钟来同步 CPU 的不同进程。 CPU 中的电路可分为时序电路或组合逻辑电路。其中,时序逻辑设备上需要使用时钟。基本上,时序逻辑设备只能通过上升沿或下降沿来改变周期输出。
时钟控制信号
时钟控制信号(clock control signal),又称“定时信号”是指通过“关”和“开”控制双时钟交替倒换的信号。定时信号是保证整个数字通信系统能完全同步工作的关键。对再生中继器来说,如何获得定时信号,以便在均衡波的峰值出对均衡波进行判决是至关重要的。 [2]
工作原理
定时信号是从传输的数字信号中提取出来的。对于某些接收信号,例如二电平不归零码、AMI码,经频谱分析可知没有离散的定时频率谱线,因此,用窄带滤波器不能直接滤出定时正弦波来。非线性处理电路是使处理后的信号具有离散的定时频率谱线。预滤波器是一个线性滤波器,在某些系统中用来减小定时信号的相位抖动。在有些系统中可以不采用预滤波器。如果接收的数字信号中有离散的定时频率谱线,那未非线性处理电路也可省略不用。
送到窄带滤波器的波形中除定时频率谱线外,还有其他成分(连续功率谱和其他的离散谱线)。窄带滤波器起一个波形提纯的作用,输出波形接近为一个正弦波。然后,根据判决再生电路对定时脉冲波形的要求,将正弦波正弦为所需定时脉冲。例如,用限幅电路或施密特触发器可得定时方波,用限幅后微分可得窄脉冲。
窄带滤波器的提纯作用也可以用锁相环路来实现,窄带滤波法因电路简单、经济而被广泛采用。锁相环路法可以得到相位抖动很小的定时信号,随着集成技术的发展,也得到采用。
在基带数字传输中,大多数场合都采用自定时方式。若数字信号中没有定时频率的离散谱线,则要用非线性处理电路来产生。[3]
揭开时钟信号的神秘面纱