求真百科歡迎當事人提供第一手真實資料,洗刷冤屈,終結網路霸凌。

可編程陣列邏輯檢視原始碼討論檢視歷史

事實揭露 揭密真相
前往: 導覽搜尋
  可編程陣列邏輯

可編程陣列邏輯,英語縮寫PAL(programmable array logic)。由可編程的與陣列、固定的或陣列和輸出反饋單元組成的一種可編程邏輯器件。PAL器件由可編程的與陣列、固定的或陣列和輸出反饋單元組成。

簡介

輸出和反饋結構由可編程的與陣列和固定的或陣列組成,沒有輸出反饋信號,輸入和輸出引出端是固定的,不能由用戶自行定義。只適用於簡單的組合邏輯電路設計。具有三態輸出緩衝器和反饋緩衝器。反饋緩衝器可使三態輸出反饋到與陣列輸入端,構成簡單的觸發器,使輸出具有記憶功能。用戶通過編程可以控制三態輸出緩衝器的狀態,從而實現對輸入/輸出引出端數目的任意配置。利用可編程輸入/輸型PAL器件,可設計編碼器、譯碼器、數據選擇器等組合邏輯電路,也可完成串行數據移位和循環等操作

評價

有4個乘積項作為專用乘積項,分別控制三態輸出緩衝器、D觸發器的時鐘、置位和復位,可實現輸入/輸出端的動態配置和器件中各觸發器的異步控制。在或門和D觸發器之間增加了一個可編程異或門,其中一個輸入端是或門的輸出,另一個是可編程異或門輸出極性控制端。通過對輸出極性控制端編程,可以改變觸發器輸入信號的極性PAL22V10的宏單元由一個觸發器和兩個可編程多路選擇器組成,通過對兩個多路選擇器進行編程,每個宏單元可以設置4種輸出結構形式和兩種反饋信號,因而具有更強的通用性和靈活性。[1]

參考文獻