求真百科歡迎當事人提供第一手真實資料,洗刷冤屈,終結網路霸凌。

四則運算小計算器設計過程實錄

事實揭露 揭密真相
前往: 導覽搜尋

來自 孔夫子網 的圖片

四則運算小計算器設計過程實錄》,副標題:Verilog FPGA數字系統設計入門學習日記,趙然 著,出版社: 北京航空航天大學出版社。

書籍是用文字、圖畫和其他符號,在一定材料上記錄各種知識,清楚地表達思想[1],並且制裝成卷冊的著作物,為傳播各種知識和思想,積累人類文化[2]的重要工具。

內容簡介

四則運算小計算器設計過程實錄-Verilog FPGA數字系統設計入門學習日記

本書以日記的形式記錄了一個可實現四則運算計算器的設計過程,從而達到學習FPGA 設計的目的。全書共10章,講述了從設計開始到完成的全過程,其中包括數碼管顯示、鍵盤掃描、狀態

機等基礎模塊的設計,以及設計中需要注意的問題等,每一章的最後還有夏宇聞老師對本章內容的點評及給讀者的學習建議。希望讀者按順序閱讀本書,同時進行實踐操作,並與書中的進度保持一致,最終完成整個設計。讀者也可以根據自己的想法來實現想要的功能,做到舉一反三,以達到好的學習效果。書中使用的硬件為至芯科技的四代開發板、AlteraCycloneIV的芯片,軟件為uartusII13.0sp1。

本書可作為電子工程類、自動控制類、計算機類的大學本科高年級學生及研究生設計實驗參考用書,亦可供其他工程人員自學與參考。

參考文獻