求真百科歡迎當事人提供第一手真實資料,洗刷冤屈,終結網路霸凌。

數字電路設計檢視原始碼討論檢視歷史

事實揭露 揭密真相
前往: 導覽搜尋
數字電路設計

來自 網絡 的圖片

《數字電路設計》從數字電路與模擬電路的區別入手,介紹數字電路和數字IC,基本元件AND、0R、NOT的動作,觸發器計數器定時器與時鐘電路的製作,移位寄存器,高性能組合電路,基本接口,絕緣接口,由HDL組成的數字電路設計等,《數字電路設計》適合從事數字電路開發與設計的技術人員參考。

基本信息

出版社: 科學出版社; 第1版 (2006年8月1日)

叢書名: 圖解實用電子技術叢書

平裝: 243頁

正文語種: 漢語

開本: 16

ISBN: 9787030174949, 7030174941

條形碼: 9787030174949

產品尺寸及重量: 24.1 x 16.9 x 1 cm ; 399 g

ASIN: B0011C9LD8

內容簡介

《數字電路設計》是「圖解實用電子技術叢書」之一。《數字電路設計》從數字電路與模擬電路的區別入手,介紹數字電路和數字IC,基本元件AND、0R、NOT的動作,觸發器,計數器,定時器與時鐘電路的製作,移位寄存器,高性能組合電路,基本接口,絕緣接口,由HDL組成的數字電路設計等。

文章目錄

第1章 數字電路和模擬電路

1.1世界上電信號是否是模擬信號

1.2變化電壓

1.3在數字電路中處理模擬信號

1.4數字電路的優點

1.5數字系統的優點

用數字信號完成對數字量進行算術運算和邏輯運算的電路稱為數字電路,或數字系統。由於它具有邏輯運算和邏輯處理功能,所以又稱數字邏輯電路。現代的數字電路由半導體工藝製成的若干數字集成器件構造而成。邏輯門是數字邏輯電路的基本單元。存儲器是用來存儲二值數據的數字電路。從整體上看,數字電路可以分為組合邏輯電路和時序邏輯電路兩大類。

第2章 數字電路和數字IC

2.1數字電路

2.1.1表示燈亮、滅的方法

2.1.2區別「H」電平和「L」電平的電路

2.2實際IC的邏輯電平

2.2.1電源用5V啟動

【專欄】TTL和CMOS

集電極開路門,即OC門,是一種能夠實現線邏輯的電路。OC與非門電路的特點是將原TTL與非門電路中的VT3管(見圖1)集電極開路,並取消集成電極電阻。所以,使用OC門時,為保證電路正常工作,必須外接一隻RL電阻與電源VCC相連,稱為上拉電阻,如圖2(a)所示。

2.2.2研究數字IC的「H」電平和「L」電平

【專欄】數字IC的型號

2.2.3IC的「H」電平和「L」電平的規格

【專欄】邏輯系列的種類

2.2.45V電源發生變動的情況下

2.3輸入信號和輸出信號的時間關係

2.3.1輸出信號一定比輸入信號滯後

2.3.2IC滯後時間的表示方法

2.3.3實際IC的滯後時間

2.4將IC相連接時的問題

2.4.1可連接的負載的數量——輸出負載數

2.4.2TTL情況下由輸入輸出電流值決定

2.4.3系列不同時要加以注意

2.4.4CMOS情況下滯後時間增加

2.4.5連接TTL和CMOS時的注意點

【專欄】旁路電容的作用

第3章基本元件AND、OR、NOT的動作

3.1三種基本邏輯門AND、OR、NOT

邏輯門(Logic Gates)是在集成電路(Integrated Circuit)上的基本組件。簡單的邏輯門可由晶體管組成。這些晶體管的組合可以使代表兩種信號的高低電平在通過它們之後產生高電平或者低電平的信號。高、低電平可以分別代表邏輯上的「真」與「假」或二進制當中的1和0,從而實現邏輯運算。常見的邏輯門包括「與」門,「或」門,「非」門,「異或」門(Exclusive OR gate)(也稱:互斥或)等等。邏輯門可以組合使用實現更為複雜的邏輯運算。

3.1.1邏輯與門(AND)

3.1.2邏輯或門(OR)

3.1.3邏輯非門(NOT)

3.1.4AND、OR、NOT的組合電路舉例

3.1.5掌握門電路的圖形

【專欄】邏輯電路圖形符號

3.2將期望的功能置換為門電路

3.2.1與非門NAND、或非門NOR的作用

3.2.2o符號的使用方法和邏輯的置換

3.2.3組合電路練習

3.2.4異或門EXOR

【專欄】IEC/JIS規定的邏輯電路圖的表示

第4章 觸發器

4.1保持數字信號的基本技術

4.1.1在信號上加鎖——鎖存器

4.1.2RS鎖存器

4.1.3決定最初狀態的初始化

4.1.4實際的RS鎖存器

【專欄】關於時序圖

4.1.5專用的RS鎖存器

4.1.6數據的鎖存

4.1.7實際的D鎖存器

4.2與時鐘同步的信號的保持方法

4.2.1同步RS觸發器

4.2.2邊沿觸發的觸發器

4.2.3實際的同步式觸發器

4.2.4最常使用的JK觸發器

4.3觸發器的正常利用法

4.3.1建立時間和保持時間

4.3.2實際的設計

4.3.3最高重複頻率

4.3.4與時鐘同步的邊沿檢測

4.3.5與輸入信號同步的邊沿檢測

4.3.62相信號發生電路

第5章 計數器

5.1數的計數法

5.1.1二進制數和十進制數

5.1.2BCD碼和十六進制數

5.2計數器的構成和基本動作

5.2.1計數器的基本電路

5.2.2加計數器和減計數器

5.2.3非同步計數器

5.2.4同步計數器

5.3計數器IC的利用方法

5.3.1非同步計數器7493的使用方法

5.3.2同步計數器74161/163使用方法

5.3.3加/減計數器74193

5.4.4000/4500CMOS系列特有的計數器IC

5.4.1多段二進制計數器4020/4040/4024

5.4.2振盪電路內藏24段計數器4521

5.4.3約翰遜計數器4017/4022

第6章 製作定時電路

6.1製作定時的基本技術

6.1.1延遲數字信號——延遲電路

6.1.2製作小的延遲

6.1.3由TTL組成的延遲電路

6.1.4延遲的界限

6.1.5波形延遲的缺點

6.1.6整形波形

6.2應用延遲電路的定時電路

6.2.1附加二極管

6.2.2檢測信號的上升/下降的電路

6.3單穩多諧振盪器

6.3.1單穩多諧振盪器74LS123

6.3.2再觸發功能和強制復位

6.3.3延遲型的脈衝發生電路

6.3.4使用CMOS的單穩多諧振盪器

6.3.5由CMOS引起的單穩態的問題點

第7章 製作時鐘電路

7.1利用RC延遲的振盪電路

7.1.1RC振盪電路的原理

7.1.2TTL電路的工作和計算不一致

7.1.3用2段CMOS構成的振盪電路

7.1.4用3段CMOS構成的振盪電路

7.1.5控制振盪電路的方法

7.1.6由LC組成的振盪電路

7.1.7利用施密特觸發器的振盪電路

7.2穩定度高的振盪電路

7.2.1TTL晶體振盪電路

7.2.2CMOS晶體振盪電路

7.2.3陶瓷振子組成的振盪電路

第8章 移位寄存器

8.1移位寄存器的基本功能

8.1.1觸發器的串聯連接

8.1.2輸入數據串行移動的效果

8.2計數器功能的利用方法

8.2.1串行輸入並行輸出8位移位寄存器74164

8.2.2約翰遜計數器中的應用

8.2.3環形計數器中的應用

8.3串行傳輸電路中的應用

8.3.1串行數據的波形檢測電路

8.3.2具有並行輸入的通用移位寄存器74194

8.3.3並行一串行變換電路

8.3.4串行一併行變換電路

第9章 高性能的組合電路

9.1譯碼器

9.1.1由組合邏輯組成的譯碼器

9.1.2BCD——十進制譯碼器7442

9.1.3譯碼器的擴展方法

9.1.4串行數據的譯碼器

9.1.5其他的譯碼器IC

9.2編碼器

9.2.1暈一3行優先編碼器

9.2.2十進制一BCD編碼器

9.2.316輸入的編碼器

9.3數據選擇器/多路轉換器

9.3.18-1行數據選擇器/多路轉換器74151

9.3.2並行一串行數據變換電路

9.3.3一致檢測電路中的應用

9.3.4多通道數據傳輸電路

9.3.5其他的選擇器/多路轉換器IC

第10章 基本接口

10.1和機械觸點的接口

10.1.1機械觸點的宿命——振盪

10.1.2使用RC延遲去除振盪

10.1.3使用Rs鎖存器除去振盪

1o.1.4使用移位寄存器的振盪去除電路

10.2整形波形的電路

10.2.1波形變鈍會增加誤動作

102.2閾值電壓也具有磁滯的效果

10.2.3施密特觸發器IC的實驗

10.3晶體管的利用和電平變換

1o.3.1晶體管開關

10.3.2加快開關速度的方法

10.3.3再高速時飽和變淺

10.3.4變換邏輯電平的電路

10.4驅動大負載

10.4.1晶體管開路集電極

10.4.2要想增加電流放大倍數,連接成達林頓管

10.4.3達林頓管驅動器

10.4.4驅動繼電器舉例

第11章 絕緣接口

11.1使用光電耦合器

11.1.1絕緣接口的理由

11.11.2驅動光電耦合器

11.1.3謀求響應加速的一種方法

11.1.4高速型光電耦合器-

11.1.5低功耗型光電耦合器

第12章 由HDL組成的數字電路設計

12.1不畫電路圖的設計方法

12.1.1電路圖組成的設計和HDL,組成的設計的區別

12.1.2進行HDL的語言設計時不能忘記的事情

12.2HDL(HardwareDescriptionI。anguage)

12.3HDL的描述方法

12.4D觸發器

12.5計數器和移位寄存器

12.5.1同步計數器

12.5.2移位寄存器(74164)

12.5.3環形計數器

12.5.4不使用功能定義的情況

12.5.5同步復位和非同步復位

12.5.6十進制計數器

12.5.7加/減計數器(邏輯設計)

12.6加法器的動作和設計

12.6.1半加器

12.6.2全加器

12.6.3設計4位加法器

12.7乘法器的動作和設計

12.7.14位X4位乘法器電路

12.7.2.用HDL描述的乘法電路

12.7.3由HDL組成的設計是萬能的嗎[1]

參考文獻

  1. 數字電路課程設計原創力文檔網